Per citar aquest document: http://ddd.uab.cat/record/36895
Prototipatge ràpid de la capa física d'OFDM : cas HIPERLAN/2 / Moisès Serra i Serra ; directors: Jordi Carrabina i Bordoll, Pere Martí i Puig
Serra i Serra, Moisès
Carrabina i Bordoll, Jordi, dir. (Universitat Autònoma de Barcelona. Departament de Microelectrònica i Sistemes Electrònics)
Martí i Puig, Pere, dir. (Universitat Autònoma de Barcelona. Departament de Microelectrònica i Sistemes Electrònics)

Publicació: Bellaterra : Universitat Autònoma de Barcelona, 2006
Resum: Aquesta tesi presenta l'aplicació d'una nova metodologia de prototipatge ràpid basada en plataformes per a subsistemes de comunicació, en concret, la part digital de la capa física del protocol sense fils HiperLAN/2. Les principals contribucions d'aquest treball de recerca són: - Formulació i validació d'una metodologia de disseny que transforma directament les especificacions a nivell de sistema a plataformes físiques, mantenint de forma intensiva la verificació heterogènia multinivell. - Exploració i implementació de noves arquitectures hardware per millorar algorismes complexos en la cadena HiperLAN/2, obtenint models sintetitzables per la capa física digital de l'emissor i receptor de l'HiperLAN/2. - Prototipatge de la part digital de la capa física de l'emissor HiperLAN/2 amb una tassa de transmissió de dades de 12MBits/s, en una plataforma adequada per a sistemes WLAN. El propòsit d'aquest prototipatge és demostrar l'alta productivitat de la metodologia que acaba implementant el disseny en plataformes físiques. Aquest treball s'estructura en quatre parts: conceptes fonamentals, metodologia de prototipatge ràpid, disseny de la capa física i prototipatge de l'emissor. Als conceptes fonamentals, es fa una introducció a la modulació OFDM explicant el model de senyal, propietats i avantatges d'aquesta modulació. A continuació, es presenta l'estàndard sense fils HiperLAN/2 que utilitza la modulació OFDM. En concret, es presenten els entorns de treball, la topologia, la capa física, la complexitat del model i tipus de ràfegues de l'estàndard HiperLAN/2. A la metodologia de prototipatge ràpid d'un sistema WLAN, es presenta la metodologia utilitzada pel prototipatge de l'emissor i receptor de la part digital de la capa física de l'HiperLAN/2. A continuació es fa una introducció al prototipatge ràpid, s'exposen els requeriments de les plataformes de prototipatge d'un sistema WLAN, es mostren l'estat de l'art d'entorns i plataformes per a sistemes WLAN i s'expliquen les arquitectures de les FPGAs de Virtex. A continuació, es presenta la metodologia WLAN amb els mètodes de sincronització i els fluxos de disseny que utilitza. En concret, es presenten dos fluxos de disseny diferents, un flux clàssic i l'altre més específic adaptats als sistemes WLAN, els quals ofereixen varies alternatives molt interessants de verificació heterogènia multinivell. Per acabar, es comenten els conceptes d'abstracció funcional, d'ortogonalitat i d'heterogeneïtat de la metodologia. Al disseny de la capa física de l'emissor i receptor es mostren en detall les seves estructures i els seus components computacionals. S'han proposat contribucions significatives pels mòduls de la IFFT/FFT, equalitzador de canal, sincronitzador, interleaver/deinterleaver i Viterbi. Els resultats de síntesis mostren la millora en comparació amb dissenys alternatius actuals. Els models obtinguts de l'emissor i del receptor mostren la seva funcionalitat i les seves prestacions a nivell de sistema. Al prototipatge de l'emissor, es descriuen el canvis aplicats al model de l'emissor per tal de fer el prototipatge en una plataforma específica. Al final, es presenten els resultats obtinguts a través de l'analitzador d'espectres i es fa una estimació del consum de potència de l'emissor que validen el mètode proposat.
Resum: This thesis presents the application of a new platform-based rapid prototyping methodology to the design of a communications subsystem, specifically the digital part of the physical layer of the HiperLAN/2 wireless protocol. The main contributions of this research work are: - Formulation and validation of a design methodology that directly transforms system level specifications to silicon platforms, while stressing heterogeneous multilevel verification. - Exploration and implementation of new hardware architectures to improve some complex algorithms in the HiperLAN/2 chain, obtaining synthesizable models for the digital part of the physical layer of HiperLAN/2 transmitter and receiver, which were validated in the hardware architecture. - Prototyping of the digital part of the physical layer of the HiperLAN/2 transmitter with a 12Mbits/s data transmission rate in a silicon platform, well-suited for WLAN systems. The aim of this prototype is to show the high productivity of the design methodology that ends into real platforms. This dissertation is structured in four parts: fundamental concepts, rapid prototyping methodology, design of the physical layer, and transmitter prototyping. The fundamental concepts part introduce OFDM modulation, and outlines the signal model as well as its advantages and disadvantages. Next, the standard wireless HiperLAN/2, that uses OFDM modulation, is presented. The working environment, network topology, physical layer, model complexity and burst types are discussed. The chapter on rapid prototyping methodology for a WLAN system describes the design methodology proposed to prototype the transmitter and receiver of the digital part of the physical layer of HiperLAN/2, starting from the WLAN system requirements that lead to the selection of specific prototyping platforms. Current HW implementation capabilities are presented through the architecture of Virtex FPGAs, used as core hardware device. Next, we detail the WLAN system design methodology with the design flow and synchronization methods used. Two design flows are presented, a more general flow and a specific one, adapted to WLAN systems. These design flows detail different powerful options of heterogeneous multilevel verification, that profit from modern concepts of functional abstraction, orthogonality and heterogeneity. The part about physical layer design of transmitter and receiver shows their structures and detail their computational components. Significant contributions have been proposed for IFFT/FFT, channel equalizer, synchronization, interleaver/deinterleaver and Viterbi modules. Synthesis results show their performance quality compared to current alternative designs. The overall results obtained from the transmitter and receiver models show also its global behavior and system level performance. Transmitter prototyping describes changes applied to the transmitter model in order to map it into the specific silicon platform. Out of this complete prototype we extracted data from the spectrum analyzer and of transmitter's power consumption that validate the proposed approach.
Nota: Bibliografia
Nota: Tesi doctoral - Universitat Autònoma de Barcelona, Escola Tècnica Superior d'Enginyeries, Departament de Microelectrònica i Sistemes Electrònics, 2005
Nota: Consultable des del TDX
Nota: Títol obtingut de la portada digitalitzada
Drets: ADVERTIMENT. L'accés als continguts d'aquesta tesi doctoral i la seva utilització ha de respectar els drets de la persona autora. Pot ser utilitzada per a consulta o estudi personal, així com en activitats o materials d'investigació i docència en els termes establerts a l'art. 32 del Text Refós de la Llei de Propietat Intel·lectual (RDL 1/1996). Per altres utilitzacions es requereix l'autorització prèvia i expressa de la persona autora. En qualsevol cas, en la utilització dels seus continguts caldrà indicar de forma clara el nom i cognoms de la persona autora i el títol de la tesi doctoral. No s'autoritza la seva reproducció o altres formes d'explotació efectuades amb finalitats de lucre ni la seva comunicació pública des d'un lloc aliè al servei TDX. Tampoc s'autoritza la presentació del seu contingut en una finestra o marc aliè a TDX (framing). Aquesta reserva de drets afecta tant als continguts de la tesi com als seus resums i índexs.
Llengua: Català.
Document: Tesis i dissertacions electròniques ; doctoralThesis
Matèria: Prototipatge ràpid ; Protocols de xarxes d'ordinadors ; Modulació d'amplitud
ISBN: 8468946338

Adreça alternativa:: http://hdl.handle.net/10803/5346


125 p, 2.7 MB

El registre apareix a les col·leccions:
Documents de recerca > Tesis doctorals

 Registre creat el 2009-05-07, darrera modificació el 2016-06-05



   Favorit i Compartir