| Home > Articles > Published articles > Punxa : |
| Date: | 2025 |
| Abstract: | The analysis and verification of the integration of hardware and software components is challenging. Traditional HDL simulators, which are often slow and provide low-level analysis tools, are not always effective for simulating the software of processor-based systems. This work presents an interactive co-simulation framework that enhances students' understanding of computer architecture concepts typically obscured by hardware intricacies. This framework facilitates a unified environment for iterative design, enabling detailed analysis and generation of reports and traces to identify system performance, bottlenecks, and find implementation errors. By prioritizing analysis features over performance, this framework serves as a valuable tool for educational purposes and comprehensive examination of the interactions between hardware and software. |
| Grants: | Agencia Estatal de Investigación PID2019-107255GB-C21 Agencia Estatal de Investigación PCI2021-121964 Agencia Estatal de Investigación PID2023-148717OB-C22 Agència de Gestió d'Ajuts Universitaris i de Recerca 2021/SGR-01623 Agència de Gestió d'Ajuts Universitaris i de Recerca 2021/SGR-01007 |
| Note: | Altres ajuts: acords transformatius de la UAB |
| Rights: | Aquest document està subjecte a una llicència d'ús Creative Commons. Es permet la reproducció total o parcial, la distribució, la comunicació pública de l'obra i la creació d'obres derivades, fins i tot amb finalitats comercials, sempre i quan es reconegui l'autoria de l'obra original. |
| Language: | Anglès |
| Document: | Article ; recerca ; Versió publicada |
| Published in: | Electronics letters, Vol. 61, Issue 1 (May 2025) , art. e70300, ISSN 1350-911X |
8 p, 601.1 KB |