Disseny de Sistemes Integrats per a Processament Digital [42839]
Carrabina Bordoll, Jordi
Teres Teres, Lluís Antoni
Casanova Mohr, Raimon
Castells-Rufas, David
Codina Barberà, Marc
Universitat Autònoma de Barcelona. Escola d'Enginyeria

Additional title: Integrated System Design for Digital Processing
Additional title: Diseño de Sistemas Integrados para Procesado Digital
Date: 2021-22
Abstract: L'objectiu principal del curs és l'aprenentatge, comprensió i capacitació en el disseny de sistemes electronics per a processament digital amb el focus en els sistemes embedded. Aquest sistemes estan centrats en els circuits integrats (o SoC de Systems on a chip) que gestionen la capacitat de computació necessària i la comunicació (per protocols cablejats o sense fil). L'estudi d'aquests sistemes s'orientarà a les arquitectures de processament digital usuals a l'electrònica moderna: single-core (p. e. xarxes de sensors sense fils), multi-core (p. e. dispositius multimedia) i many core (p. e. computació d'altes prestacions); i per als diferents models de computació: flux de dades i reactius. S'utilitzaran diferentes metodologies de diseño en funció del nivell de abstracció (físic, lògic, arquitectural, sistema). S'introduiran els llenguatges de descripció de hardware (HDL) i els components virtuals (IPs). Per a la implementació dels sistemes integrals digitals al laboratori es faran servir plaques amb circuits reconfigurables FPGA.
Abstract: The main objective of this course is to learn, understand and be able to design electronic systems for digital processing with the focus on embedded systems. These Systems are composed of integrated circuits (or SoC from Systems on a chip) that manage their capacity of computation and communication through wired or wireless protocols. The study of these integrated systems will be oriented to the usual digital processing architectures in modern electronics: single-core (i. e. wireless sensor networks), multi-core (i. e. multimedia devices) and many core (high performance computing), and the different types of computation: data-flow and reactive. Different design methodologies will be used according the level of abstraction (physical, logic, architectural, system). Hardware Description Languages (HDL) and Virtual Components (IPs) will be introduced for SoC design. In order to implement such systems in the labs you will ues boards with FPGA reconfigurable devices.
Abstract: El objectivo principal del curso es el aprenendizaje, comprensión y capacitación en el diseño de sistemas electrónicos para procesado digital con el foco en los sistemas embedded. Estos sistemas están centrados en los circuitos integrados (o SoC de Systems on a chip) que gestionan la capacidad de computación requerida y la comunicación (por protocolos cableados o inalámbricos). El estudio de estos sistemas se orientará a las arquitecturas de procesado digital usuales en la electrónica moderna: single-core (i. e. redes de sensores inalámbricas), multi-core (i. e. dispositivos multimedia) y many core (p. e. computación de altas prestaciones); y para los diferentes modelos de computación: flujo de datos y reactivos. Se utilizaran diferentes metodologías de diseño en función del nivel de abstracción (físico, lógico, arquitectural, sistema). Se introduciran los lenguajes de descripción de hardware (HDL) y los componentes virtuales (IPs). Para la implementación de los sistemas integrados digitales en el laboratorio se utilizaran placas con dispositivos reconfigurables FPGA.
Rights: Aquest document està subjecte a una llicència d'ús Creative Commons. Es permet la reproducció total o parcial, la distribució, la comunicació pública de l'obra i la creació d'obres derivades, fins i tot amb finalitats comercials, sempre i quan es reconegui l'autoria de l'obra original. Creative Commons
Language: Català, anglès, castellà
Studies: Enginyeria de Telecomunicació / Telecommunication Engineering [4313797]
Study plan: Màster Universitari en Enginyeria de Telecomunicació / Telecommunication Engineering [1170]
Document: Objecte d'aprenentatge



Català
5 p, 105.8 KB

Anglès
5 p, 104.3 KB

Castellà
5 p, 105.3 KB

The record appears in these collections:
Course materials > Course guides

 Record created 2021-07-09, last modified 2023-01-21



   Favorit i Compartir