Desenvolupament d'un entorn de test i caracterització per un ASIC de energy harvesting
Redondo Nofre, Daniel
Redon, Miquel tut. (Universitat Autònoma de Barcelona. Departament d'Enginyeria Electrònica)
Sacristán Riquelme, Jordi tut. (Universitat Autònoma de Barcelona. Departament de Microelectrònica i Sistemes Electrònics)
Universitat Autònoma de Barcelona.
Escola d'Enginyeria
| Título variante: |
Development of a test environment and characterization for an energy harvesting ASIC |
| Título variante: |
Desarrollo de un entorno de test y caracterización para un ASIC de energy harvesting |
| Fecha: |
2026 |
| Resumen: |
Aquest treball presenta el disseny d'un entorn de test per validar un circuit integrat de baixa potència mitjançant una solució que integra una PCB personalitzada, firmware en C++ i un generador de vectors de test. El sistema assegura una comunicació fiable i la caracterització experimental de l'ASIC, optimitzant la validació i garantint la repetibilitat en eliminar els errors de configuració manual. A través d'una interfície gràfica, es permet el control intuïtiu dels registres i el tractament de bits en temps real, facilitant la recollida de dades sistemàtica i l'estudi del rendiment elèctric dels mòduls del xip d'energy harvesting per certificar el seu disseny teòric. |
| Resumen: |
This work presents the design of a test environment to validate a low-power integrated circuit using a solution that integrates a customized PCB, C++ firmware and a test vector generator. The system ensures reliable communication and experimental characterization of the ASIC, optimizing validation and guaranteeing repeatability by eliminating manual configuration errors. Through a graphical interface, intuitive control of registers and real-time bit processing is allowed, facilitating systematic data collection and the study of the electrical performance of the energy harvesting chip modules to certify their theoretical design. |
| Resumen: |
Este trabajo presenta el diseño de un entorno de prueba para validar un circuito integrado de baja potencia mediante una solución que integra una PCB personalizada, firmware en C++ y un generador de vectores de prueba. El sistema asegura una comunicación fiable y la caracterización experimental del ASIC, optimizando la validación y garantizando la repetibilidad al eliminar los errores de configuración manual. A través de una interfaz gráfica, se permite el control intuitivo de los registros y el tratamiento de bits en tiempo real, facilitando la recogida de datos sistemática y el estudio del rendimiento eléctrico de los módulos del chip de energy harvesting para certificar su diseño teórico. |
| Derechos: |
Aquest document està subjecte a una llicència d'ús Creative Commons. Es permet la reproducció total o parcial, la distribució, i la comunicació pública de l'obra, sempre que no sigui amb finalitats comercials, i sempre que es reconegui l'autoria de l'obra original. No es permet la creació d'obres derivades.  |
| Lengua: |
Català |
| Titulación: |
Enginyeria Informàtica [2502441] |
| Plan de estudios: |
Enginyeria Informàtica [958] |
| Documento: |
Treball final de grau |
| Área temática: |
Menció Enginyeria de Computadors |
| Materia: |
ASIC ;
Arduino ;
Energy harvesting ;
I2C ;
SPI ;
Python |
El registro aparece en las colecciones:
Documentos de investigación >
Trabajos de Fin de Grado >
Escuela de Ingeniería. TFG
Registro creado el 2026-03-06, última modificación el 2026-03-11